Содержание
12 отношения: Icarus Verilog, Proteus (система автоматизированного проектирования), Synopsys, SystemC, SystemVerilog, ПЛИС, Счётчик (электроника), Система автоматизированного проектирования, Синтез (значения), Уровень регистровых передач, Язык описания аппаратуры, Декарт, Рене.
Icarus Verilog
Icarus Verilog — компилятор языка описания аппаратуры Verilog.
Посмотреть Логический синтез и Icarus Verilog
Proteus (система автоматизированного проектирования)
Proteus Design Suite — пакет программ для автоматизированного проектирования (САПР) электронных схем.
Посмотреть Логический синтез и Proteus (система автоматизированного проектирования)
Synopsys
Synopsys, Inc. — крупнейшая компания, работающая в области САПР для проектирования электроники.
Посмотреть Логический синтез и Synopsys
SystemC
SystemC — язык проектирования и верификации моделей системного уровня, реализованный в виде C++ библиотеки с открытым исходным кодом.
Посмотреть Логический синтез и SystemC
SystemVerilog
SystemVerilog — язык описания и верификации аппаратуры, являющийся расширением языка Verilog.
Посмотреть Логический синтез и SystemVerilog
ПЛИС
Программи́руемая логи́ческая интегра́льная схе́ма (ПЛИС, programmable logic device, PLD) — электронный компонент, используемый для создания цифровых интегральных схем.
Посмотреть Логический синтез и ПЛИС
Счётчик (электроника)
фронту сигнала. 4-х битный синхронный параллельный счётчик с ускоренным переносом использующий JK-триггеры Счётчик числа импульсов — устройство, на выходах которого получается двоичный (двоично-десятичный) код, определяемый числом поступивших импульсов.
Посмотреть Логический синтез и Счётчик (электроника)
Система автоматизированного проектирования
Система автоматизированного проектирования — автоматизированная система, реализующая информационную технологию выполнения функций проектирования, представляет собой организационно-техническую систему, предназначенную для автоматизации процесса проектирования, состоящую из персонала и комплекса технических, программных и других средств автоматизации его деятельности.
Посмотреть Логический синтез и Система автоматизированного проектирования
Синтез (значения)
Синтез (от греч. σύνθεσις — помещение вместе).
Посмотреть Логический синтез и Синтез (значения)
Уровень регистровых передач
Разработка синхронных цифровых интегральных схем на уровне передач данных между регистрами (register transfer level, RTL — уровень регистровых передач) — способ разработки синхронных (англ.) цифровых интегральных схем, при применении которого работа схемы описывается в виде последовательностей логических операций, применяемых к цифровым сигналам (данным) при их передаче от одного регистра к другому (не описывается, из каких электронных компонентов или из каких логических вентилей состоит схема).
Посмотреть Логический синтез и Уровень регистровых передач
Язык описания аппаратуры
Язык описания аппаратуры (HDL от hardware description language) — специализированный язык программирования, используемый для описания структуры и поведения электронных схем, чаще всего цифровых логических схем.
Посмотреть Логический синтез и Язык описания аппаратуры
Декарт, Рене
Рене́ Дека́рт (René Descartes, Renatus Cartesius — Картезий; 31 марта 1596, Лаэ (провинция Турень), ныне Декарт (департамент Эндр и Луара) — 11 февраля 1650, Стокгольм) — французский философ,,, и физиолог, создатель аналитической геометрии и современной алгебраической символики, автор метода радикального сомнения в философии, механицизма в физике, предтеча рефлексологии.
Посмотреть Логический синтез и Декарт, Рене